『行业研究』万能芯片 FPGA:(八)FPGA设计难点之制程技术

来源:雪球App,作者: 破卷研究,(https://xueqiu.com/1569794839/307113638)
本文全文共 801 字,阅读全文约需 2 分钟
技术上,体现在必须跟上最新的制程,制程领先是 FPGA 市场份额最直接的决定因素。FPGA 的通用性使其走线和面积比起 ASIC 来说不是最优。因此,FPGA 必须在制程上做到领先 ASIC 或者 ASSP 数代,以带来更有竞争力的性能表现,这使得 FPGA 对制程的追逐是必然的选择。此外,FPGA 从新品发布到量产阶段中间存在客户导入环节,在这期间客户评估不同厂商新推出的 FPGA,最后确定一家在后续量产的产品中使用,并在上面完成自己的电路设计,即一个 Design-win,这一过程通常需要 9-12 个月。由于开发环境、产品架构等各不相同,一旦确定了之后,用户转移到另一家 FPGA 是非常困难和费时的。这种高绑定的特点,造就了 FPGA 非常强的壁垒,使得最先推出的玩家往往能赢得大部分市场份额。一般来说,在最新制程的design-wins 能预测 2-3 年后在 FPGA 市场的份额。FPGA 龙头赛灵思历史上是制程领导者,市场份额从 2000年后便维持在 50%的水平,除了 Altera 能跟上赛灵思的节奏,行业其他玩家均落后龙头 2-3 个代际。
*从 Altera 在 40nm 的赶超可以看出制程领先对 FPGA 的重要性。2008 年,由于联电在 40nm 节点出现交付问题,使得长期和联电合作的赛灵思 40nm 新品推出受阻,而长期与台积电合作的 Altera则首先推出 40nm,并在历史上首次成为制程领导者。在 2 年后的 2010 年,Altera 凭借在 40nm 的优势,市场份额从 36%跃升至 40%,而赛灵思的市场份额则多年来首次下降到 50%以下。此前的格局是赛灵思大概 50%的份额,Altera 在 30%的份额,此次领先使得 Altera 从 08 年的 36%逐年跃升至 11 年的 42%,整体市场份额提升大概 6 个点。赛灵思随后将主晶圆厂切换至台积电,并首先推出28nm 产品,在 12 年夺回了被 Altera 吃掉的份额。
#FPGA#
风险提示:本内容仅代表破卷研究的分析、推测与判断,登载于此仅出于传递信息之目的,不作为投资具体标的之依据。投资有风险,入市需谨慎!
版权声明:本内容版权归原创方或原作者所有,如转载使用,请注明来源及作者、文内保留标题原题以及文章内容完整性,并自负版权等法律责任。